Rangkaian Decoder Sinyal Kontrol MEMR, MEMW, IOW dan IOR



1. Tujuan [Kembali]
  • Untuk mengetahui cara kerja IOR/W 
  • Untuk mengetahui cara kerja R/W pada Memori

2. Alat dan Bahan [Kembali]
  • Logictoggle
  • 74LS138
  • LED Biru

3. Dasar Teori [Kembali]

4.3  Rangkaian Decoder Sinyal Kontrol RD Dan WR
Adapun rangkaian untuk menghasilkan sinyal kontrol RD dan WR adalah seperti gambar 14. Rangkaian decoder ini berfungsi memisahkan sinyal RD dan WR untuk Memori yaitu MEMR dan MEMW serta untuk I-O yaitu IOR dan IOW. Dengan input IO/-M ke kaki C dari IC 74LS138 maka output-nya langsung menghasilkan sinyal kontrol RD dan WR terpisah untuk memori atau I-O.






Gambar 14 Rangkaian decoder untuk sinyal kontrol MEMR, MEMW, IOR dan IOW


4. Rangkaian Simulasi [Kembali]


5. Video [Kembali]


6. Prinsip Kerja [Kembali]

prinsip kerjanya yaitu jika diberikan logika HIGH pada logicstate RD maka led pada MEMW akan mati. sebaliknya jika high pada WR maka MEMR akan LOW. dan jika dikombinasikan antara RD dan IO logika HIGH maka IOW akan LOW. begitu sebaliknya jika dikombinasikan antara WR dan IO logika HIGH maka IOR akan LOW. 
kesimpulannya memori akan mengeksekusi perintah sesuai instruksi yang diinputkan.  
      

7. Link Download [Kembali]
Link Download untuk Proteus
Link Download untuk Video
Link Download untuk HTML

Komentar

Postingan populer dari blog ini

Modul 1 Gerbang Logika Dasar & Monostable Multivibrator

Mikroprosesor - Rangkaian DAC 0808 (Gambar 20)