Laporan Akhir 2

[menuju akhir]

1. Jurnal [kembali]

2. Alat dan Bahan [kembali]

a. Jumper
b.Panel DL 2203D 
c.Panel DL 2203C 
d.Panel DL 2203S
2. Bahan 
a. IC 74Ls112(JK filp flop)
b. IC 7404 (D flip flop)
c. IC 7432

b. Power DC (Vcc)
Vcc berfungsi untuk memberikan tegangan kepada input, dimana disini dimasukkan kepada switch SPDT.
c. Switch (SW-SPDT)
SPDT adalah singkatan dari Single Pole Double Throw. Switch jenis ini dapat menghubungkan dan memutuskan satu sambungan arus listrik pada dua arah sambungan.

d. Logicprobe
Logic Probe adalah logic yang berfungsi sebagai keluaran/display.

3. Rangkaian Simulasi [kembali]

Rangkaian Percobaan 2 T Flip Flop

Rangkaian Sebelum Disimulasikan

Rangkaian Setelah Disimulasikan

4. Prinsip Kerja [kembali]

Gambar rangkaian di atas merupakan jenis rangkaian T flip flop. T Flip-flop adalah flip-flop J-K yang kedua masukannya (J dan K) digabungkan menjadi satu sehingga hanya ada satu jalan masuk. Karakteristik dari flip-flop ini adalah kondisi dari keluaran akan selalu toogle atau selalu berlawanan dengan kondisi sebelumnya. Input T merupakan satu-satunya masukan yang ada pada flip-flop jenis ini sedangkan keluarannya tetap dua, seperti semua flip-flop pada umumnya. Kalau keadaan keluaran flip-flop 0, maka setelah adanya sinyal pemicu keadaan-berikut menjadi 1 dan bila keadaannya 1, maka setelah adanya pemicuan keadaannya berubah menjadi 0. Karena sifat ini sering juga flip-flop ini disebut sebagai flip-flop toggle.

Pada percobaan ini menggunakan rangkaian flip-flop yang fungsinya adalah untuk menyimpan data sementara. Flip-flop rangkaian percobaan terdiri dari 5 kaki input dan 2 kaki output. Kaki input R dihubungkan ke B0, S dihubungkan ke B1, J dan K dihubungkan ke VCC, kemudian clock dihubungkan ke B2, Sedangkan untuk kaki outputnya sendiri, yaitu Q dihubungkan ke kaki 5 dan Q' dihubungkan ke kaki 6. Pada percobaan ini terlihat bahwa untuk clock aktif berada pada kondisi low atau clocknya berlogika 0. Sedangkan untuk percobaan dengan kondisi yang dipilih, posisi clocknya adalah berlogika 1, sehingga untuk input pada clocknya saat ini tidak aktif. Karena clocknya tidak aktif, maka untuk output yang dihasilkan adalah 1 untuk Q dan Q'=1. 

Apabila clocknya diubah menjadi berlogika 0, maka clocknya akan aktif, sehingga peran dari toggle sendiri akan bekerja, dimana dia akan berubah dari 0 menjadi 1, kemudian dari 1 berubah menjadi nol.

5. Video Percobaan [kembali]

6. Analisa [kembali]


7. Link Percobaan [kembali]

Video Simulasi [klik disini]
Rangkaian Proteus [klik disini]
Laporan Akhir [klik disini]
Datasheet IC74LS112 [klik disini]
Datasheet IC7474 [klik disini]
Datasheet switch SPDT [klik di sini]
Datasheet logicprobe [klik di sini]



[menuju awal]

Komentar

Postingan populer dari blog ini

Modul 1 Gerbang Logika Dasar & Monostable Multivibrator

Mikroprosesor - Rangkaian DAC 0808 (Gambar 20)